CN105320634A - 数据转换系统及其控制方法 - Google Patents

数据转换系统及其控制方法 Download PDF

Info

Publication number
CN105320634A
CN105320634A CN201510335318.XA CN201510335318A CN105320634A CN 105320634 A CN105320634 A CN 105320634A CN 201510335318 A CN201510335318 A CN 201510335318A CN 105320634 A CN105320634 A CN 105320634A
Authority
CN
China
Prior art keywords
port
signal
sequence
switch unit
power supply
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201510335318.XA
Other languages
English (en)
Inventor
阙友健
吴承安
范政徽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chant Sincere Co Ltd
Original Assignee
Chant Sincere Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chant Sincere Co Ltd filed Critical Chant Sincere Co Ltd
Publication of CN105320634A publication Critical patent/CN105320634A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4004Coupling between buses
    • G06F13/4022Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/387Information transfer, e.g. on bus using universal interface adapter for adaptation of different data processing systems to different peripheral devices, e.g. protocol converters for incompatible systems, open system
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0042Universal serial bus [USB]

Abstract

本发明提供了一种数据转换系统及其控制方法,所述数据转换系统包括一序列控制器及一切换装置。所述切换装置,包括一第一序列端口、一第二序列端口与一切换单元。所述第一序列端口与所述第二序列端口用于分别传送第一型信号至所述切换单元,所述切换单元可选择性的切换来传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器,且所述第一序列端口与所述第二序列端口用于分别传送第二型信号至所述序列控制器。其中所述第一型信号的传输速率高于所述第二型信号的传输速率。本发明提供的数据转换系统能够精确地辨识及正确处理其接收到的USB2.0信号及/或USB3.0信号;同时能够精确地辨别是第一序列端口或是第二序列端口正在使用中。

Description

数据转换系统及其控制方法
技术领域
本发明是关于一种数据转换系统及其控制方法,特别是使用一种切换装置以迅速应用在不同传输协议的领域。
背景技术
参考图1,为一已知数据转换系统的信号接线结构的示意图。所述已知数据转换系统10包括第一序列端口11、第二序列端口12、序列控制器14与记忆卡单元15。每一所述序列端口11,12皆能传送第一型信号21,22与第二型信号23,24,例如所述第一型信号21,22是一种符合USB(UniversalSerialBus)3.0传输协定的信号,而所述第二型信号23,24是一种符合USB2.0传输协定的信号。在所述已知数据转换系统中,当任一所述序列端口11,12从外部电子设备的介面接收到所述第一型信号21,22及第二型信号23,24两种其中之一信号进而向内部传送时,无论所述第一型信号21,22与所述第二型信号23,24皆是直接电性耦接至所述序列控制器14,但是这种直接耦接的方式会衍生出两种主要的问题:1.虽然USB3.0传输协定可以向下延伸涵盖到USB2.0传输协定的规范,但当任一所述序列端口12输入一USB3.0的输入信号(如所述第一型信号21,22)时,已知数据转换系统中符合USB3.0传输协定的元件却经常对所述USB3.0输入信号(如所述第一型信号21,22)产生错误辨识而误以USB2.0传输协定来处理所述USB3.0输入信号(如所述第一型信号21,22),降低使用效率;2.所述已知数据转换系统经常发生无法辨别是第一序列端口11或是第二序列端口12正在使用,可能产生信号错误。
发明内容
为解决上述已知技术的问题,本发明的一目的在于提供一种数据转换系统及其控制方法,其透过一切换装置确保所述数据转换系统能够精确地辨识及正确处理其接收到的USB2.0信号及/或USB3.0信号;以及,同时确保所述数据转换系统能够精确地辨别是第一序列端口或是第二序列端口正在使用中。
为了达到上述发明目的,本发明提供一种数据转换系统,所述数据转换系统包括一序列控制器及一切换装置。
所述切换装置,包括一第一序列端口、一第二序列端口及一切换单元。所述第一序列端口与所述第二序列端口用于分别传送第一型信号至所述切换单元,所述切换单元可选择性的切换来传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器,且所述第一序列端口与所述第二序列端口用于分别传送第二型信号至所述序列控制器,其中所述第一型信号的传输速率高于所述第二型信号的传输速率。
在一较佳实施例中,所述第一型信号符合USB(UniversalSerialBus)3.0传输规范,且所述第一型信号为超高速传送差动信号(SSTX+,SSTX-)或超高速接收差动信号(SSRX+,SSRX-)。
在一较佳实施例中,所述第二型信号符合USB(UniversalSerialBus)2.0传输规范,且所述第二型信号为差动信号(D+,D-)。
在一较佳实施例中,所述第一序列端口传送至少一第一电源信号与所述第二序列端口传送至少一第二电源信号。所述切换装置进一步包含一第一开关单元及一第二开关单元,其中所述第一开关单元连接所述至少一第一电源信号并根据所述至少一第二电源信号的不同电位决定是否导通来传送所述至少一第一电源信号予所述序列控制器,以及所述第二开关单元连接所述至少一第二电源信号并根据所述至少一第一电源信号的电位决定是否导通来传送所述至少一第二电源信号予所述序列控制器。此外,所述至少一第一电源信号的不同电位分别用于可选择性的切换所述切换单元传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器。
在一较佳实施例中,当所述第一开关单元导通来传送所述至少一第一电源信号予所述序列控制器时或所述第二开关单元导通来传送所述至少一第二电源信号予所述序列控制器时,所述序列控制器供电予所述切换单元。
在一较佳实施例中,所述第一开关单元与所述第二开关单元为PNP晶体管。所述第一开关单元的源极耦接至所述第一序列端口的所述至少一第一电源信号,所述第一开关单元的漏极耦接至所述序列控制器,所述第一开关单元的栅极耦接至所述第二序列端口的所述至少一第二电源信号。以及所述第二开关单元的源极耦接至所述第二序列端口,所述第二开关单元的漏极耦接至所述第一开关单元的漏极以及所述序列控制器,所述第二开关单元的栅极耦接至所述第一序列端口的所述至少一第一电源信号。
在一较佳实施例中,所述第一序列端口与所述第二序列端口为USB插槽或microUSB插槽,所述切换单元为一多工器。
为了达到上述目的,本发明提供另一种数据转换系统,所述数据转换系统包括一序列控制器及一切换装置。
所述切换装置包括第一序列端口、第二序列端口、第一开关单元及第二开关单元。所述第一序列端口传送至少一第一电源信号与所述第二序列端口传送至少一第二电源信号,其中所述第一开关单元连接所述至少一第一电源信号并根据所述至少一第二电源信号的不同电位决定是否导通来传送所述至少一第一电源信号予所述序列控制器,以及所述第二开关单元连接所述至少一第二电源信号并根据所述至少一第一电源信号的电位决定是否导通来传送所述至少一第二电源信号予所述序列控制器。
在一较佳实施例中,所述切换装置进一步包括一切换单元,所述第一序列端口与所述第二序列端口用于分别传送一第一型信号至所述切换单元,所述切换单元可选择性的切换来传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器,且所述第一序列端口与所述第二序列端口用于分别传送第二型信号至所述序列控制器,其中所述第一型信号的传输速率高于所述第二型信号的传输速率。
在一较佳实施例中,所述至少一第一电源信号的不同电位分别用于可选择性的切换所述切换单元传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器。
在一较佳实施例中,所述第一型信号符合USB(UniversalSerialBus)3.0传输规范,且所述第一型信号为超高速传送差动信号(SSTX+,SSTX-)或超高速接收差动信号(SSRX+,SSRX-)。
在一较佳实施例中,所述第二型信号符合USB(UniversalSerialBus)2.0传输规范,且所述第二型信号为差动信号(D+,D-)。
在一较佳实施例中,所述第一开关单元与所述第二开关单元为PNP晶体管。所述第一开关单元的源极耦接至所述第一序列端口的所述至少一第一电源信号,所述第一开关单元的漏极耦接至所述序列控制器,所述第一开关单元的栅极耦接至所述第二序列端口的所述至少一第二电源信号;以及所述第二开关单元的源极耦接至所述第二序列端口的所述至少一第二电源信号,所述第二开关单元的漏极耦接至所述第一开关单元的漏极以及所述序列控制器,所述第二开关单元的栅极耦接至所述第一序列端口的所述至少一第一电源信号。
为了达到上述目的,本发明提供一种数据转换系统的控制方法,所述数据转换系统包括第一序列端口、第二序列端口、切换单元、序列控制器、第一开关单元及第二开关单元,其中所述第一序列端口用于传送至少一第一电源信号以及所述第二序列端口用于传送至少一第二电源信号,所述控制所述方法包括:
当所述第一序列端口传送至少一第一电源信号予所述第一开关单元时,根据所述至少一第二电源信号的不同电位决定是否导通所述第一开关单元来传送所述至少一第一电源信号予所述序列控制器。
当所述第二序列端口传送至少一第二电源信号予所述第二开关单元时,根据所述至少一第一电源信号的不同电位决定是否导通所述第二开关单元来传送所述至少一第二电源信号予所述序列控制器。
根据所述至少一第一电源信号的不同电位可选择性的切换所述切换单元传送所述第一序列端口与所述第二序列端口两者之一产生的第一型信号予所述序列控制器。
在一较佳实施例中,当所述至少一第一电源信号及所述至少一第二电源信号两者皆为高电位时,所述第一开关单元及所述第二开关单元两者皆关闭不传送所述至少一第一电源信号及所述至少一第二电源信号任一者予所述序列控制器。
通过本发明的技术方案,产生的技术效果在于:确保所述数据转换系统能够精确地辨识及正确处理其接收到的USB2.0信号及/或USB3.0信号;以及,同时确保所述数据转换系统能够精确地辨别是第一序列端口或是第二序列端口正在使用中。
附图说明
图1显示一种已知数据转换系统的信号接线结构的示意图。
图2显示一种根据本发明的数据转换系统的信号接线结构的示意图。
图3显示根据本发明较佳实施例的数据转换系统的电源接线结构的作动示意图。
图4显示根据本发明较佳实施例的数据转换系统的电源接线结构的另一作动示意图。
图5显示根据本发明较佳实施例的数据转换系统的电源接线结构的另一作动示意图。
图6显示根据本发明的数据转换系统的控制方法的流程图。
附图标号说明
10、100:数据转换系统
11、110:第一序列端口
12、120:第二序列端口
14、140:序列控制器
15、150:记忆卡单元
21、22、111、112:第一型信号
23、24、113、114:第二型信号
130:切换单元
170:切换装置
180:第一开关单元
190:第二开关单元
S01-S05:步骤
具体实施方式
以下各实施例的说明是参考图式,用以说明本发明可用以实施的特定实施例。本发明所提到的方向用语,例如“上”、“下”、“前"、“后"、“左"、“右"、“内"、“外"、“侧面"等,仅是参考图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
请先参考图2,为一种根据本发明较佳实施例的数据转换系统100的信号接线结构的示意图,所述数据转换系统100包括一序列控制器140、一切换装置170及一记忆卡单元150。所述切换装置170,包括一第一序列端口110、一第二序列端口120及一切换单元130。
每一所述第一序列端口110与第二序列端口120用于从外部电子设备(如电脑、数码相机、数字电视、手机或平板等)的对应介面(如电性连接器)接收一第一型信号111,112或一第二型信号113,114;在本实施例中,每一所述序列端口110,120皆符合USB(UniversalSerialBus)3.0传输协定的规范,所述第一型信号111,112亦符合USB3.0传输协定规范,例如且所述第一型信号111,112为超高速传送差动信号(SSTX+,SSTX-)或超高速接收差动信号(SSRX+,SSRX-),而所述第二型信号113,114符合USB2.0传输协定规范,例如所述第二型信号113,114为差动信号(D+,D-),因此所述第一型信号111,112的传输速率是高于所述第二型信号113,114的传输速率。惟,在其它实施例中,每一所述序列端口110,120可以是符合其他类型的序列信号传输协定如SATA,ePCI等,使其传送的第一型信号111,112或第二型信号113,114符合其他类型的序列信号传输协定如SATA,ePCI等。于应用时,所述第一序列端口110与所述第二序列端口120可为USB插槽或microUSB插槽或其他类型的连接器以便于在不同的连接器上使用。
为了精确地辨识及正确处理所述数据转换系统100接收到的外部USB2.0信号及/或USB3.0信号,如图2所示,本发明透过所述切换装置170,将每一所述第一序列端口110,120所接收到的所述第一型信号111,112独立传送至所述切换单元130,由所述切换单元130可选择性的切换(待后详述)所述第一序列端口110与所述第二序列端口120两者之一传送的第一型信号111,112予所述序列控制器140;于本实施例中,所述切换单元为一种多工器。此外,每一所述第一序列端口110,120所接收到的所述第二型信号113,114会直接传送至所述序列控制器140处理。本发明透过所述切换单元130使所述第一型信号111,112与所述第二型信号113,114能够分开作精确地辨识及正确的处理。接着,再透过所述序列控制器140与所述记忆卡单元150之间的耦接,使所述序列控制器140根据所述第一型信号111,112及/或所述第二型信号113,114,对所述记忆卡单元150进行数据存取,其中所述记忆卡单元150可以为任何规格的记忆卡,如SD,flash,MS等。
请进一步参考图3,显示根据本发明较佳实施例的数据转换系统的电源接线结构的作动示意图(图中有箭头的实线方向代表有电源进入或高电位的传输方向,若无箭头的实线方向代表无电源进入或低电位的传输方向),所述切换装置170进一步包含一第一开关单元180及一第二开关单元190。于本实施例中,所述第一开关单元180及所述第二开关单元190是PNP晶体管。所述第一开关单元180的源极耦接至所述第一序列端口110的至少一第一电源信号,所述第一开关单元180的漏极耦接至所述序列控制器140,所述第一开关单元180的栅极耦接至所述第二序列端口120的至少一第二电源信号;以及所述第二开关单元190的源极耦接至所述第二序列端口120,所述第二开关单元190的漏极耦接至所述第一开关单元180的漏极以及所述序列控制器140,所述第二开关单元190的栅极耦接至所述第一序列端口110的所述至少一第一电源信号,其中任一电源信号的低电位会开启所述第一开关单元180及所述第二开关单元190的导通,而其高电位会关闭所述第一开关单元180及所述第二开关单元190的导通。惟于其他实施例中,所述第一开关单元180及所述第二开关单元190可以是NPN晶体管,使所述第一开关单元180及所述第二开关单元190的栅极耦接的接线方向不同于上述实施例,因为是每一电源信号的高电位开启所述第一开关单元180及所述第二开关单元190导通,而低电位关闭其导通。藉此,本发明能确保所述数据转换系统能够精确地辨别是第一序列端口110或是第二序列端口120正在使用中。
于图3所示的电源作动中,因为所述第一序列端口110传送具有高电位(如5V)的至少一第一电源信号(代表已电性连接至外部电子设备的对应介面),而所述第二序列端口120传送具有低电位(如0V)的至少一第二电源信号(代表没有电性连接至外部电子设备的对应介面),因此所述第一开关单元180的栅极根据具有低电位(0V)的所述至少一第二电源信号导通进而传送所述至少一第一电源信号予所述序列控制器140;同时,所述第二开关单元190的栅极根据具有高电位(5V)的所述至少一第一电源信号而关闭,因此不会进一步传送所述至少一第二电源信号予所述序列控制器140。所述序列控制器140会再根据所述至少一第一电源信号进一步供电予所述切换单元130;此外,所述第一序列端口110也会直接提供所述具有高电位(如5V)的第一电源信号触发所述切换单元130选择性切换至仅导通如图2所示所述第一序列端口110传送的第一型信号111予所述序列控制器140,使所述序列控制器140再进行对所述记忆卡单元150的数据存取。
请参考图4所示,显示根据本发明较佳实施例的数据转换系统的电源接线结构的另一作动示意图。图4与图3之间的电源作动差异在于:图4所示的所述第一序列端口110是传送具有低电位(0V)的至少一第一电源信号(代表没有电性连接至外部电子设备的对应介面),而所述第二序列端口120传送具有高电位(5V)的至少一第二电源信号(代表已电性连接至外部电子设备的对应介面)。因此所述第二开关单元190的栅极根据具有低电位(0V)的所述至少一第一电源信号导通进而传送所述至少一第二电源信号予所述序列控制器140;同时,所述第一开关单元180的栅极根据具有高电位(5V)的所述至少一第二电源信号而关闭,因此不会进一步传送所述至少一第一电源信号予所述序列控制器140。所述序列控制器140会再根据所述至少一第二电源信号供电予所述切换单元130;此外,所述第一序列端口110也会直接提供所述具有低电位(如0V)的第一电源信号触发所述切换单元130选择性切换至仅导通如图2所示所述第二序列端口120传送的第二型信号112予所述序列控制器140,使所述序列控制器140再进行对所述记忆卡单元150的数据存取。
请参考图5所示,显示根据本发明较佳实施例的数据转换系统的电源接线结构的另一作动示意图。图5与图4之间的电源作动差异在于:在图5中,除了所述第二序列端口120也同样传送一具有高电位(5V)的至少一第二电源信号(代表已电性连接至外部电子设备的对应介面)外,其第一序列端口110同样传送的所述至少第一电源信号是高电位(5V)(代表已电性连接至外部电子设备的另一对应介面),但因为第一开关单元180与第二开关单元190同为PNP晶体管,这两个高电位的电源信号皆会使所述第一开关单元180与所述第二开关单元190关闭,所以不会传送任何电源到所述序列控制器140以确保电路安全,进而使所述序列控制器140也无法供电予所述切换单元130作信号切换的操作。
请参考图6所示,显示一种依据本发明的数据转换系统的控制方法的流程图,并请配合上述图2~5的各项元件说明,且所述控制方法包括下列步骤:
在步骤S01中,当所述第一序列端口110传送至少一第一电源信号予所述第一开关单元180时,根据所述至少一第二电源信号的不同电位决定是否导通所述第一开关单元180来传送所述至少一第一电源信号予所述序列控制器140。
步骤S02中,当所述第二序列端口120传送至少一第二电源信号予所述第二开关单元190时,根据所述至少一第一电源信号的不同电位决定是否导通所述第二开关单元120来传送所述至少一第二电源信号予所述序列控制140。
需注意的是,上述两步骤S01及S02可能同时执行或不同时执行或仅有其中一步骤个别执行,且即使不同时执行,也无一定的执行顺序,因此依照上述两步骤S01及S02中所述至少一第一电源信号及所述至少一第二电源信号的不同电位进而产生以下不同的对应步骤S03~S05。
在步骤S03中,当所述至少一第一电源信号及所述至少一第二电源信号其中之一为高电位(5V)时,所述至少一第一电源信号的不同电位(即高电位及低电位)可选择性的切换所述切换单元130传送所述第一序列端口110及所述第二序列端口120两者之一产生的第一型信号111,112予所述序列控制器140。举例而言,当所述第一序列端口110传送具有高电位(如5V)的至少一第一电源信号以及所述第二序列端口120传送具有低电位(如0V)的至少一第二电源信号时,所述第一开关单元180根据具有低电位(0V)的所述至少一第二电源信号的触发而导通,进而传送所述至少一第一电源信号予所述序列控制器140,使所述序列控制器140再根据所述至少一第一电源信号进一步供电予所述切换单元130;同时,所述第二开关单元190根据具有高电位(5V)的所述至少一第一电源信号的触发而关闭,因此不会进一步传送所述至少一第二电源信号予所述序列控制器140。所述第一序列端口110也会直接提供所述具有高电位(如5V)的第一电源信号触发所述切换单元130选择性切换至仅导通如图2所示所述第一序列端口110传送的第一型信号111予所述序列控制器140。反之,当所述至少一第一电源信号为低电位(0V)及所述至少一第二电源信号为高电位(5V)时,通过所述至少一第二电源信号的触发关闭所述第一开关单元180无法导通所述第一序列端口110传送的所述至少一第一电源信号;同时,也通过所述低电位的至少一第一电源信号的触发而开启所述第二开关单元190导通所述第二序列端口120传送的所述至少一第二电源信号予给所述序列控制器140。所述切换单元130通过所述至少一第一电源信号的低电位的切换而导通所述第二序列端口120传送的第一型信号112予所述序列控制器140。
在步骤S04中,当所述至少一第一电源信号及所述至少一第二电源信号皆为高电位(5V)时,所述第一开关单元180及所述第二开关单元190两者皆关闭不传送所述至少一第一电源信号及所述至少一第二电源信号任一者予所述序列控制器140。举例而言,当所述至少一第一电源信号为高电位(5V)及所述至少一第二电源信号为高电位(5V)时,通过所述至少一第二电源信号关闭所述第一开关单元180,并通过所述至少一第一电源信号关闭所述第二开关单元190,在两个开关单元180,190都关闭的情况下,会确保所述第一序列端口110与所述第二序列端口120的至少一第一电源信号及所述至少一第二电源信号不会被传送到所述切换单元130及所述序列控制器140以确保电路安全。
在步骤S05中,当所述至少一第一电源信号及所述至少一第二电源信号皆为低电位(0V)时,所述序列控制器140无法供电给所述切换单元130,所述数据转换系统不运作。
以上仅是本发明的较佳实施方式,应当指出,对于熟悉本技术领域的技术人员,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。

Claims (15)

1.一种数据转换系统,其特征在于,所述数据转换系统包括:
一序列控制器;以及
一切换装置,包括一第一序列端口、一第二序列端口及一切换单元,所述第一序列端口与所述第二序列端口用于分别传送第一型信号至所述切换单元,所述切换单元可选择性的切换来传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器,且所述第一序列端口与所述第二序列端口用于分别传送第二型信号至所述序列控制器,其中所述第一型信号的传输速率高于所述第二型信号的传输速率。
2.如权利要求1所述的数据转换系统,其特征在于,所述第一型信号符合USB3.0传输规范,且所述第一型信号为超高速传送差动信号或超高速接收差动信号。
3.如权利要求1所述的数据转换系统,其特征在于,所述第二型信号符合USB2.0传输规范,且所述第二型信号为差动信号。
4.如权利要求1所述的数据转换系统,其特征在于,所述第一序列端口传送至少一第一电源信号与所述第二序列端口传送至少一第二电源信号,以及所述切换装置进一步包含一第一开关单元及一第二开关单元,其中所述第一开关单元连接所述至少一第一电源信号并根据所述至少一第二电源信号的不同电位决定是否导通来传送所述至少一第一电源信号予所述序列控制器,以及所述第二开关单元连接所述至少一第二电源信号并根据所述至少一第一电源信号的电位决定是否导通来传送所述至少一第二电源信号予所述序列控制器,所述至少一第一电源信号的不同电位分别用于可选择性的切换所述切换单元传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器。
5.如权利要求4所述的数据转换系统,其特征在于,当所述第一开关单元导通来传送所述至少一第一电源信号予所述序列控制器时或所述第二开关单元导通来传送所述至少一第二电源信号予所述序列控制器时,所述序列控制器供电予所述切换单元。
6.如权利要求4或5所述的数据转换系统,其特征在于,所述第一开关单元与所述第二开关单元为PNP晶体管,所述第一开关单元的源极耦接至所述第一序列端口的所述至少一第一电源信号,所述第一开关单元的漏极耦接至所述序列控制器,所述第一开关单元的栅极耦接至所述第二序列端口的所述至少一第二电源信号;以及所述第二开关单元的源极耦接至所述第二序列端口的所述至少一第二电源信号,所述第二开关单元的漏极耦接至所述第一开关单元的漏极以及所述序列控制器,所述第二开关单元的栅极耦接至所述第一序列端口的所述至少一第一电源信号。
7.如权利要求1所述的数据转换系统,其特征在于,所述第一序列端口及所述第二序列端口为USB插槽或microUSB插槽,所述切换单元为一多工器。
8.一种数据转换系统,其特征在于,包括:
一序列控制器;以及
一切换装置,包括第一序列端口、第二序列端口、第一开关单元及第二开关单元,所述第一序列端口传送至少一第一电源信号与所述第二序列端口传送至少一第二电源信号,所述第一开关单元连接所述至少一第一电源信号并根据所述至少一第二电源信号的不同电位决定是否导通来传送所述至少一第一电源信号予所述序列控制器,以及所述第二开关单元连接所述至少一第二电源信号并根据所述至少一第一电源信号的电位决定是否导通来传送所述至少一第二电源信号予所述序列控制器。
9.如权利要求8所述的数据转换系统,其特征在于,所述切换装置进一步包括一切换单元,所述第一序列端口与所述第二序列端口分别传送一第一型信号至所述切换单元,所述切换单元可选择性的切换来传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器,且所述第一序列端口与所述第二序列端口分别传送第二型信号至所述序列控制器,其中所述第一型信号的传输速率高于所述第二型信号的传输速率。
10.如权利要求9所述的数据转换系统,其特征在于,所述至少一第一电源信号的不同电位分别用于可选择性的切换所述切换单元传送所述第一序列端口与所述第二序列端口两者之一的第一型信号予所述序列控制器。
11.如权利要求9所述的数据转换系统,其特征在于,所述第一型信号符合USB3.0传输规范,且所述第一型信号为超高速传送差动信号或超高速接收差动信号。
12.如权利要求11所述的数据转换系统,其特征在于,所述第二型信号符合USB2.0传输规范,且所述第二型信号为差动信号。
13.如权利要求8所述的数据转换系统,其特征在于,所述第一开关单元与所述第二开关单元为PNP晶体管,所述第一开关单元的源极耦接至所述第一序列端口的所述至少一第一电源信号,所述第一开关单元的漏极耦接至所述序列控制器,所述第一开关单元的栅极耦接至所述第二序列端口的所述至少一第二电源信号;以及所述第二开关单元的源极耦接至所述第二序列端口的所述至少一第二电源信号,所述第二开关单元的漏极耦接至所述第一开关单元的漏极以及所述序列控制器,所述第二开关单元的栅极耦接至所述第一序列端口的所述至少一第一电源信号。
14.一种数据转换系统的控制方法,其特征在于,所述数据转换系统包括第一序列端口、第二序列端口、切换单元、序列控制器、第一开关单元及第二开关单元,其中所述第一序列端口用于传送至少一第一电源信号以及所述第二序列端口用于传送至少一第二电源信号,所述控制方法包括:
当所述第一序列端口传送至少一第一电源信号予所述第一开关单元时,根据所述至少一第二电源信号的不同电位决定是否导通所述第一开关单元来传送所述至少一第一电源信号予所述序列控制器;
当所述第二序列端口传送至少一第二电源信号予所述第二开关单元时,根据所述至少一第一电源信号的不同电位决定是否导通所述第二开关单元来传送所述至少一第二电源信号予所述序列控制器;以及
根据所述至少一第一电源信号的不同电位可选择性的切换所述切换单元传送所述第一序列端口与所述第二序列端口两者之一产生的第一型信号予所述序列控制器。
15.如权利要求14所述的数据转换系统的控制方法,其特征在于,当所述至少一第一电源信号及所述至少一第二电源信号两者皆为高电位时,所述第一开关单元及所述第二开关单元两者皆关闭不传送所述至少一第一电源信号及所述至少一第二电源信号任一者予所述序列控制器。
CN201510335318.XA 2014-06-30 2015-06-17 数据转换系统及其控制方法 Pending CN105320634A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW103122441 2014-06-30
TW103122441A TWI509418B (zh) 2014-06-30 2014-06-30 資料轉換系統與及其控制方法

Publications (1)

Publication Number Publication Date
CN105320634A true CN105320634A (zh) 2016-02-10

Family

ID=54930678

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201510335318.XA Pending CN105320634A (zh) 2014-06-30 2015-06-17 数据转换系统及其控制方法

Country Status (3)

Country Link
US (1) US9779049B2 (zh)
CN (1) CN105320634A (zh)
TW (1) TWI509418B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018036067A1 (zh) * 2016-08-23 2018-03-01 广州视睿电子科技有限公司 Usb3.0设备的测试装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI509418B (zh) * 2014-06-30 2015-11-21 Chant Sincere Co Ltd 資料轉換系統與及其控制方法
CN105677604A (zh) * 2014-11-20 2016-06-15 鸿富锦精密工业(武汉)有限公司 Usb识别电路
TW202107286A (zh) * 2019-08-13 2021-02-16 華碩電腦股份有限公司 Usb擴充裝置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020065967A1 (en) * 1997-06-25 2002-05-30 Macwilliams Peter D. Transmission of signals synchronous to a common clock and transmission of data synchronous to strobes in a multiple agent processing system
US7783799B1 (en) * 2006-08-31 2010-08-24 American Megatrends, Inc. Remotely controllable switch and testing methods using same
CN101840387A (zh) * 2010-04-07 2010-09-22 北京天地融科技有限公司 USB Key装置及其利用USB接口实现智能卡通信的方法
CN102650977A (zh) * 2011-02-28 2012-08-29 海力士半导体有限公司 集成电路

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW442734B (en) * 1998-11-23 2001-06-23 Winbond Electronics Corp Protocol transformation circuit and data transmission method for direct memory access to universal serial bus
US7167934B1 (en) * 2003-09-09 2007-01-23 Microsoft Corporation Peripheral device data transfer protocol
JP2006013643A (ja) * 2004-06-23 2006-01-12 Nec Infrontia Corp 通信プロトコル変換クレードル及びそれに用いるアドレス変換方法並びにそのプログラム
US7139673B1 (en) * 2004-11-05 2006-11-21 Xilinx, Inc. Method of and circuit for verifying a data transfer protocol
HK1085885A2 (en) * 2005-05-06 2006-09-01 Yet Chan Camera
TW200707208A (en) * 2005-08-03 2007-02-16 Sunplus Technology Co Ltd USB device capable of automatically detecting USB mode and method thereof
JP2008027114A (ja) * 2006-07-20 2008-02-07 Fujitsu Ltd Usbケーブル装置、usbサブシステム及びusbドライブ機器
KR20090128814A (ko) * 2008-06-11 2009-12-16 삼성전자주식회사 포트 선택기, 이를 이용한 디바이스 평가 시스템 및 방법
US7984103B2 (en) * 2008-11-25 2011-07-19 International Business Machines Corporation System and method for managing data transfers between information protocols
JP4982512B2 (ja) * 2009-01-30 2012-07-25 株式会社東芝 情報処理装置及び情報制御方法
EP2433195B1 (en) * 2009-05-20 2014-01-22 Chronologic Pty Ltd Jitter reduction method and apparatus for distributed synchronised clock architecture
CN102750208B (zh) * 2011-04-19 2016-08-24 中山市云创知识产权服务有限公司 测试装置及利用其测试嵌入式系统设备多路串口的方法
CN103219770B (zh) * 2013-04-24 2015-07-15 惠州Tcl移动通信有限公司 一种具有多端口充电控制功能的移动终端
TWI509418B (zh) * 2014-06-30 2015-11-21 Chant Sincere Co Ltd 資料轉換系統與及其控制方法

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020065967A1 (en) * 1997-06-25 2002-05-30 Macwilliams Peter D. Transmission of signals synchronous to a common clock and transmission of data synchronous to strobes in a multiple agent processing system
US7783799B1 (en) * 2006-08-31 2010-08-24 American Megatrends, Inc. Remotely controllable switch and testing methods using same
CN101840387A (zh) * 2010-04-07 2010-09-22 北京天地融科技有限公司 USB Key装置及其利用USB接口实现智能卡通信的方法
CN102650977A (zh) * 2011-02-28 2012-08-29 海力士半导体有限公司 集成电路

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018036067A1 (zh) * 2016-08-23 2018-03-01 广州视睿电子科技有限公司 Usb3.0设备的测试装置

Also Published As

Publication number Publication date
US9779049B2 (en) 2017-10-03
US20150378951A1 (en) 2015-12-31
TWI509418B (zh) 2015-11-21
TW201600967A (zh) 2016-01-01

Similar Documents

Publication Publication Date Title
CN109983706B (zh) 一种电子设备
EP2843768B1 (en) Sim card connector and mobile terminal
EP2659549B1 (en) Adaptive interconnection scheme for multimedia devices
CN104657313A (zh) 通用串行总线装置的检测系统及其方法
CN105320634A (zh) 数据转换系统及其控制方法
CN104063348A (zh) 实现兼容usb通讯与音频通讯的装置及方法
CN105487955A (zh) 测试治具及c类型通用串行总线端口的测试方法
CN102156681A (zh) 一种移动终端及其usb接口连接控制装置
WO2013089741A1 (en) Implementing io expansion cards
CN109478174B (zh) 用于可逆接口的开关
EP3637270A1 (en) External electrical connector and computer system
CN106788565A (zh) 通信终端与通信终端信号传输防干扰方法
US9262358B2 (en) Expresscard adapter and electronic device
US20160117278A1 (en) Peripheral protocol negotiation
US9465765B2 (en) All-in-one SATA interface storage device
CN111274076A (zh) 调试系统
CN107450850B (zh) 存储卡读写保护装置及其控制方法
CN105700981A (zh) 测试用u盘
CN105718407A (zh) 芯片控制的usb切换器
CN112799986A (zh) 通用序列总线切换电路与相关的电子装置
CN104733959A (zh) 复合电子卡连接器
CN111048928B (zh) 外接式电连接器及电脑系统
CN210605696U (zh) 一种用USB Type-A接口实现OTG功能的电路
CN102012986A (zh) 具有接口防护功能的电子装置
CN106292847B (zh) 主板

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160210